よくあるご質問
(FAQ)


- 製品について > 制御機器 > シーケンサ MELSEC > MELSEC-Qシリーズ > CPU
製品について
製品について
『 CPU 』 内のFAQ
-
運転モードを「デバッグモード」にした場合、CPU1台で使用できます。 「デバッグモード」は、二重化システムの1つのシステム(1台のCPU)で運転前のデバッグを行うためのモードです。 このモードでは、トラッキングケーブルを接続しない状態で運転できます。 詳細表示
- FAQ番号:14209
- 公開日時:2012/03/28 21:15
- カテゴリー: 二重化CPU
-
高速データロガーユニットの時計同期機能を使用することで、SNTP同期後の正しい時計データをシーケンサCPUに書き込むことができます。 以下にプログラム例を添付します。 (1)高速データロガーユニットの先頭I/O番号は、0Hとします。 (2)X0Bは、「SNTP同期時刻タイミング」です。 (3)D0からD6をワーク... 詳細表示
- FAQ番号:13598
- 公開日時:2012/03/28 21:15
- カテゴリー: シーケンサCPU
-
高機能PID命令のフィルタ機能には、ディジタルフィルタと一次遅れフィルタがあります。 図1 詳細表示
- FAQ番号:13528
- 公開日時:2012/03/28 21:15
- カテゴリー: プロセスCPU
-
以下の2点を確認してください。 (1)ユニットFBの公開変数BNAL(断線検出信号)の値を確認する。 (温度入力ユニットのいずれかのチャンネルが断線した場合、TRUEが格納されます。) (2)ユニットFBの変数CHCNVENB(CH別変換完了フラグ許可設定)の値を確認する。 ①TRUEに設定すると、... 詳細表示
- FAQ番号:13522
- 公開日時:2012/03/28 21:15
- カテゴリー: プロセスCPU
-
パソコンCPU:PPC-CPU852(MS)は、QnUDVCPUとのマルチCPUに対応していません。 詳細表示
- FAQ番号:17018
- 公開日時:2013/01/24 17:03
- カテゴリー: シーケンサCPU
-
SRAMカードは使用できません。使用可能なメモリカードはSDカードです。 詳細表示
- FAQ番号:17002
- 公開日時:2013/01/24 16:58
- カテゴリー: シーケンサCPU
-
増設ベース構成で系切替えが発生した場合のI/Oホールド時間は、トラッキング転送方式により以下の様になります。(系切替え発生時はI/Oホールド時間分だけ、通常時と比較してI/Oの変化に遅れが発生します。) (1)トラッキング同期モードの場合: 最大で系切替え時間+1スキャン (2)プログラム優先モードの場合: 最... 詳細表示
- FAQ番号:16098
- 公開日時:2012/08/23 08:46
- カテゴリー: 二重化CPU
-
接続の可否を以下の表に示します。 表中の赤枠線で囲んだ接続形態については、系切替え発生時にGOTが制御系CPUをモニタするため(系切替えに追従するため)に、GT Designer2にて“Q二重化設定”を実施する必要があります。 詳細表示
- FAQ番号:16094
- 公開日時:2012/08/23 08:46
- カテゴリー: 二重化CPU
-
系切替えが行われると、新制御系CPUの特殊リレーSM1518が系切替え後1スキャンONしますので、これをプログラムで検出するようにして下さい。 また、系切替え要因が特殊レジスタのSD1588に格納されます。 ※詳細は「QCPUユーザーズマニュアル(ハードウェア設計・保守点検編)」を参照ください 詳細表示
- FAQ番号:16093
- 公開日時:2012/08/23 08:46
- カテゴリー: 二重化CPU
-
電源ユニットのERR端子で検出できます。 (電源異常時、ERR端子の出力がOFF) 詳細表示
- FAQ番号:16068
- 公開日時:2012/08/23 08:46
- カテゴリー: 二重化CPU
334件中 191 - 200 件を表示