よくあるご質問
(FAQ)


- 製品について > 制御機器 > シーケンサ MELSEC > MELSEC-Qシリーズ > CPU
製品について
製品について
『 CPU 』 内のFAQ
-
以下の順に確認、処置を行ってください。 (1)接続先のC言語コントローラユニットが動作しているかを確認する。 (2)Ethernetケーブルが接続されているかを確認する。 (3)Ethernetケーブルの接続先(CH1, CH2)が合っているかを確認する。 (4)C言語コントローラ設定・モニタツールの接続先設定... 詳細表示
- FAQ番号:13582
- 公開日時:2012/03/28 21:15
- カテゴリー: C言語CPU
-
DIFC-U2とDQCABR2-H(ダイヤトレンド製)を組み合わせることで、QCPUに接続できます。 詳細表示
- FAQ番号:13392
- 公開日時:2012/03/28 21:15
- カテゴリー: シーケンサCPU
-
QnUDVCPUとC言語コントローラユニットのマルチCPUについて
(1)下記のC言語コントローラユニットで構築可能です。 ・Q24DHCCPU-VG ・Q24DHCCPU-LS ・Q26DHCCPU-LS (2)下記のシリアルNo.上5桁が“14122”以降のC言語コントローラユニットで構築可能です。 ・Q12DCCPU-V ・Q24DHCCPU-V (3)下記のC言語コン... 詳細表示
- FAQ番号:17019
- 公開日時:2013/01/24 17:04
- カテゴリー: C言語CPU
-
ユニバーサルモデルQCPUのうち型名にEの付くCPUは、Ethernet内蔵タイプになります。 詳細表示
- FAQ番号:14734
- 公開日時:2012/03/28 21:15
- カテゴリー: シーケンサCPU
-
形名にDの付くCPUは、マルチCPU間高速通信が可能なQCPUになります。 詳細表示
- FAQ番号:14733
- 公開日時:2012/03/28 21:15
- カテゴリー: シーケンサCPU
-
新制御系CPUユニットの特殊レジスタSD1690で確認できます。 SD1690に他系のネットワークユニットからの系切替え要求が発行されたユニットNo.ごとに下記ビットがONします。 図1 詳細表示
- FAQ番号:14247
- 公開日時:2012/03/28 21:15
- カテゴリー: 二重化CPU
-
2つの基本ベースは同一アドレスを割付けます。 増設ベースは、基本ベースの後のアドレスを割付けます。 詳細表示
- FAQ番号:14244
- 公開日時:2012/03/28 21:15
- カテゴリー: 二重化CPU
-
弊社のFA用通信ミドルウェアEZSocketパートナ製品をご活用ください。 Qシリーズ二重化システム対応パートナ製品の活用により、二重化を意識しないネットワークインタフェース構築が可能となります。 詳細表示
- FAQ番号:14181
- 公開日時:2012/03/28 21:15
- カテゴリー: 二重化CPU
-
GOTから系切替え命令(SP.CONTSW命令)の実行条件となる信号を操作することで、系切替えが可能です。 系切替え命令(SP.CONTSW命令)を実行すると、命令実行後のEND処理で系切替えを行います。 詳細表示
- FAQ番号:14161
- 公開日時:2012/03/28 21:15
- カテゴリー: 二重化CPU
-
可能です。 詳細表示
- FAQ番号:14141
- 公開日時:2012/03/28 21:15
- カテゴリー: プロセスCPU
334件中 271 - 280 件を表示